歐洲高性能計(jì)算聯(lián)合體(EuroHPC JU)宣布啟動(dòng)DARE項(xiàng)目,旨在開發(fā)多款數(shù)據(jù)中心級(jí)RISC-V架構(gòu)芯片。DARE項(xiàng)目全稱為“Digital Autonomy with RISC-V in Europe”,意在通過(guò)RISC-V架構(gòu)實(shí)現(xiàn)歐洲的數(shù)字自主。
該項(xiàng)目的目標(biāo)是利用先進(jìn)的制程節(jié)點(diǎn),基于歐盟設(shè)計(jì)和開發(fā)的行業(yè)標(biāo)準(zhǔn)芯粒,構(gòu)建原型高性能計(jì)算(HPC)和人工智能(AI)系統(tǒng),并為其打造完整的軟件堆棧。DARE項(xiàng)目首期包含三個(gè)分支芯片項(xiàng)目:用于通用HPC工作負(fù)載的通用處理器、面向HPC-AI融合領(lǐng)域的矢量加速器,以及專為HPC應(yīng)用中AI推理加速的AI處理器。
在這些項(xiàng)目中,負(fù)責(zé)AI處理器開發(fā)的Axelera AI獲得了6160萬(wàn)歐元的資助,用于開發(fā)一款名為Titania的AI推理芯粒。此外,Codasip將負(fù)責(zé)通用處理器的開發(fā),而Openchip將專注于矢量加速器的開發(fā)。這些項(xiàng)目不僅展示了RISC-V架構(gòu)在高性能計(jì)算和人工智能領(lǐng)域的潛力,也體現(xiàn)了歐洲在半導(dǎo)體技術(shù)自主創(chuàng)新方面的決心。
RISC-V作為一種開源指令集架構(gòu),近年來(lái)在全球范圍內(nèi)受到廣泛關(guān)注。其開放性和靈活性使其成為傳統(tǒng)架構(gòu)的有力替代品,尤其在數(shù)據(jù)中心和AI應(yīng)用中展現(xiàn)出巨大的發(fā)展?jié)摿?。DARE項(xiàng)目的啟動(dòng),標(biāo)志著歐洲在推動(dòng)RISC-V架構(gòu)的商業(yè)化和產(chǎn)業(yè)化方面邁出了重要一步。
本文鏈接:http://www.tebozhan.com/showinfo-27-136073-0.html歐洲D(zhuǎn)ARE項(xiàng)目啟動(dòng):RISC-V架構(gòu)助力數(shù)據(jù)中心級(jí)芯片開發(fā)
聲明:本網(wǎng)頁(yè)內(nèi)容旨在傳播知識(shí),若有侵權(quán)等問(wèn)題請(qǐng)及時(shí)與本網(wǎng)聯(lián)系,我們將在第一時(shí)間刪除處理。郵件:2376512515@qq.com