隨著芯片制程不斷逼近物理極限,摩爾定律的延續(xù)將更依賴于系統級優(yōu)化和工藝革新。基于先進封裝技術的芯粒(Chiplet)系統是除晶體管尺寸微縮之外,獲取高性能芯片的另一個重要途徑。然而,芯粒系統集成不是一個簡單的堆疊過程,其設計面臨巨大的挑戰(zhàn)和困境。由于芯粒間的密集排布導致電磁、散熱、翹曲問題突出且互相關聯,為此必須通過大規(guī)模、精準高效的多物理場耦合仿真來驅動芯粒系統設計,預測并調控工藝、成本和良率。
針對上述芯粒系統優(yōu)化設計對多物理場仿真分析的關鍵需求,東方晶源于近期推出多物理場耦合仿真分析工具 PanSys。該工具內嵌了專門針對芯粒系統而設計的自適應網格剖分引擎與高性能多物理場耦合求解器,建立了與芯片數字后端設計的接口,自動導入芯粒及其封裝設計,構建高保真的多芯粒集成三維模型,實現對芯粒系統熱傳導、熱失配以及翹曲進行高效精準的仿真計算。
東方晶源 PanSys 可用于:(1)芯粒系統多物理場耦合仿真;(2)熱-力感知的芯粒系統布局設計;(3)芯粒系統先進封裝工藝調優(yōu)。核心功能包括:
支持 2.5D / 3D-IC 的芯粒系統集成設計,無縫對接主流 EDA 設計工具;
支持自適應網格剖分,關鍵部位網格自動加密;
支持穩(wěn)態(tài)與瞬態(tài)熱-力耦合分析,流體-流固界面?zhèn)鳠岱治觯?span style="display:none">04228資訊網——每日最新資訊28at.com
采用集群計算技術,實現大規(guī)模芯粒系統的高效多物理場耦合仿真分析;
可視化用戶界面 GUI,及豐富的數據后處理分析功能。
PanSys 產品的推出將極大地提升芯粒系統的設計效率,縮短芯片研發(fā)周期,助力國產芯粒產業(yè)的快速發(fā)展。同時,該產品作為一款完全自主知識產權的芯粒系統多物理場耦合仿真分析 EDA 工具,打破了該領域長期被國際上幾大 EDA 巨頭壟斷的局面,率先實現國產 EDA 工具在該領域的突破,確保國內芯粒技術鏈的完整和安全。值得一提的是,近年來東方晶源還充分發(fā)揮在 EDA 領域的長期積累和技術優(yōu)勢,深度參與芯粒 EDA 團體標準的制定,通過多種方式推動國內芯粒產業(yè)的發(fā)展。
未來,東方晶源將以 PanSys 產品為紐帶,進一步加強與產業(yè)鏈上下游的合作,向上拓展至前端設計領域,在設計中加入多物理場仿真對工藝偏差的考量,制定具備多物理場感知的設計方案;向下與 Fab 和設備 / 材料廠商緊密協作,將設計需求反饋給制造端。不斷深化設計與制造工藝協同優(yōu)化(DTCO)的技術路線,從而提升良率,降低芯片成本,推進集成電路制造工藝發(fā)展,持續(xù)夯實公司在集成電路良率管理的領先地位。
本文鏈接:http://www.tebozhan.com/showinfo-26-111000-0.html強勢入局芯粒技術鏈 東方晶源 PanSys 產品重磅發(fā)布
聲明:本網頁內容旨在傳播知識,若有侵權等問題請及時與本網聯系,我們將在第一時間刪除處理。郵件:2376512515@qq.com
上一篇: 科技昨夜今晨 0901:中秋假期火車票今日開售;華為余承東回應“享界 S9 飛坡測試”;國產 GPU 獨角獸被曝解散 400 人原地失業(yè)