9 月 18 日消息,眾所周知,AMD 處理器采用了多 CCD 核心設(shè)計(jì),但之前有用戶發(fā)現(xiàn)最新的銳龍 9000 系列處理器出現(xiàn)了核心之間延遲驟增的情況,最高可達(dá) 200ns 左右(R9 5950X 和 7950X 一般在 80 到 85 ns 左右)。
有用戶發(fā)現(xiàn),AMD 最新的 AGESA 1.2.0.2 微碼更新(官方描述僅“提高系統(tǒng)性能”)已經(jīng)解決了這一問題,目前華碩已經(jīng)率先為旗下 600 系列主板發(fā)布了測試版 BIOS 固件更新。
Anandtech 論壇用戶 Det0x 使用 R9 9950X、ROG CROSSHAIR X670E Gene平臺(tái)進(jìn)行了測試,對比 AGESA1.2.0.1,銳龍 9000 系列更新固件后的跨 CCD核心延遲從 180 納秒降至 75 納秒,降幅達(dá) 58%,而 CCD 間延遲保持 18-20 納秒不變。
Hardwareluxx 也在華碩 ProArt X670E-Creator WIFI 上進(jìn)行了測試,發(fā)現(xiàn)兩個(gè) CCD 之間的核心延遲出現(xiàn)了顯著降低,從 200 納秒以上減半至 95 納秒左右。
注意到,有銳龍 9000 處理器用戶反饋稱其更新 AGESA 1.2.0.2 后 Cinebench R23跑分也出現(xiàn)了一定提升;還有部分 R9 9950X 用戶稱 CPU-Z 和 3DMark CPU 基準(zhǔn)測試都出現(xiàn)了明顯提升,且測試版 BOIS 運(yùn)行良好,沒有遇到任何穩(wěn)定性問題。
本文鏈接:http://www.tebozhan.com/showinfo-24-124099-0.htmlAMD 戰(zhàn)未來:銳龍 9000 升級(jí) AGESA 1.2.0.2 微碼后大幅降低核心延遲,跑分成績明顯提升
聲明:本網(wǎng)頁內(nèi)容旨在傳播知識(shí),若有侵權(quán)等問題請及時(shí)與本網(wǎng)聯(lián)系,我們將在第一時(shí)間刪除處理。郵件:2376512515@qq.com